Kit de développement DE0-Nano-SoC

Terasic présente le kit de développement DE0-Nano-SoC, doté d'une mémoire DDR3 haute vitesse, de capacités analogiques-numériques et de réseaux Ethernet

Image du DE0-Nano-SoC de TerasicLe kit de développement DE0-Nano-SoC de Terasic présente une plateforme de conception matérielle robuste architecturée sur le FPGA SoC Altera, qui associe les derniers processeurs double cœur ARM® Cortex™-A9 embarqués avec une logique programmable de pointe pour une flexibilité de conception optimale. Les utilisateurs peuvent désormais exploiter la puissance de reconfigurabilité exceptionnelle, associée à un système de processeur basse consommation hautes performances. Le système sur puce Altera intègre un système HPS (Hard Processor System) basé sur ARM, composé d'un processeur, de périphériques et d'interfaces mémoire liés de façon transparente avec la structure FPGA à l'aide d'une interconnexion à bande passante élevée. La carte de développement DE0-Nano-SoC présente une mémoire DDR3 haute vitesse, des capacités analogiques-numériques, un réseau Ethernet et bien plus encore, ce qui promet de nombreuses applications inédites.

Le kit de développement DE0-Nano-SoC comprend tous les outils nécessaires à l'utilisation de la carte avec un ordinateur exécutant Microsoft Windows XP ou une version ultérieure.

Dispositif FPGA
  • Dispositif Altera Cyclone® V SE 5CSEMA4U23C6N
  • Dispositif de configuration série
  • USB-Blaster II intégré pour la programmation ; mode JTAG
  • 2 boutons-poussoirs
  • 4 interrupteurs à glissière
  • 8 DEL utilisateur vertes
  • Trois sources d'horloge de 50 MHz depuis le générateur d'horloge
  • Deux embases d'extension à 40 broches
  • Une embase d'extension Arduino (compatibilité Uno R3) permet une connexion avec des blindages Arduino.
  • Une embase d'extension d'entrée analogique à 10 broches (partagée avec une entrée analogique Arduino).
  • Convertisseur A/N, interface SPI à 4 broches avec FPGA
Système HPS (Hard Processor System)
  • Processeur double cœur ARM Cortex-A9 de 925 MHz
  • 1 Go de mémoire DDR3 SDRAM (bus de données 32 bits)
  • 1 gigabit Ethernet PHY avec connecteur RJ45
  • Port USB OTG, connecteur USB micro-AB
  • Connecteur de carte micro SD
  • Accéléromètre (interface I2C plus interruption)
  • Connecteur USB mini-B, UART vers USB
  • Bouton de réinitialisation à chaud et bouton de réinitialisation à froid
  • Un bouton utilisateur et une DEL utilisateur
  • Embase d'extension LTC 2 x 7

DE0-Nano-SoC Development Kit

ImageRéférence fabricantDescriptionPlateformeContenuCircuit intégré/composant utiliséQuantité disponiblePrixAfficher les détails
DEV NANO SOC A9 SBCP0286DEV NANO SOC A9 SBCCyclone V SE SoC DE0-Nano-SoCCarte(s), câble(s), alimentation, accessoires5CSEMA40 - Immédiatement$142.86Afficher les détails
Date de publication : 2015-06-26