

Le dispositif AD4856 de Analog Devices est un système d'acquisition de données (DAS) à échantillonnage simultané à 8 canaux avec mémoire tampon complète de 20 bits et 250 kéch./s, avec des entrées différentielles à large plage de mode commun. Fonctionnant à partir d'une alimentation basse tension de 5 V, d'alimentations tampons d'entrée flexibles et utilisant le tampon de référence ainsi que la référence interne à faible dérive de précision, l'AD4856 permet à la gamme SoftSpan™ de chaque canal d'être configurée indépendamment ; ceci permet la correspondance à l'excursion du signal de l'application native, minimisant ainsi la mise en forme supplémentaire des signaux externes. Afin de maximiser davantage la plage dynamique à conversion unique, l'AD4856 intègre la technologie SHDR (High Dynamic Range) transparente. En cas d'activation, le gain du trajet du signal d'entrée du canal est automatiquement optimisé sur une base échantillon par échantillon, ce qui minimise le bruit du convertisseur sur chaque échantillon sans impact sur la linéarité.
La bande passante de 11 MHz, les tampons analogiques d'entrée en pico-ampères, la large plage de mode commun d'entrée et le taux de réjection du mode commun (CMRR) de 120 dB de l'AD4856 permettent au DAS de numériser directement les signaux d'entrée avec des excursions arbitraires sur INx+ et INx−. La flexibilité des signaux d'entrée, associée à une non-linéarité intégrale (INL) de ±160 μV, à l'absence de code manquant à 20 bits, à un rapport signal/bruit (SNR) de 97,2 dB et à une plage dynamique (DR) de 111,4 dB, font de l'AD4856 un choix idéal pour les applications nécessitant une précision, un débit et une exactitude élevés dans une empreinte compacte. L'activation du suréchantillonnage 24 bits permet d'améliorer encore le rapport signal/bruit et la plage dynamique. Le réglage facultatif du décalage, du gain et de la phase par canal offre la possibilité d'étalonner et de supprimer les erreurs au niveau du système en amont du DAS.
L'AD4856 dispose d'un bus de configuration de registre d'interface périphérique série (SPI) (0,9 V à 5,25 V) et prend en charge les bus de signalisation différentielle basse tension (LVDS) et les bus de sortie de données de conversion de semi-conducteurs à oxyde métallique complémentaire (CMOS) qui sont sélectionnables à l'aide de la broche LVDS/CMOS. En mode CMOS, entre une et huit lignes de données de sortie peuvent être utilisées, ce qui permet aux utilisateurs d'optimiser le débit et la largeur du bus. Le BGA (Ball Grid Array) de 7,00 mm x 7,00 mm et 64 billes de l'AD4856 comprend tous les condensateurs d'alimentation et de dérivation de référence critiques, ce qui minimise l'empreinte de la solution complète et le nombre de composants, et réduit la sensibilité à la disposition du circuit imprimé de l'application. Le dispositif fonctionne sur la vaste plage de températures industrielles allant de -40°C à +125°C.
- DAS 20 bits complet
- Échantillonnage simultané de 8 canaux à tampon interne
- Débit de 250 Kéch./s par canal
- Entrées différentielles à vaste plage de mode commun
- Fuite d'entrée typique de ±75 pA à +25°C
- Temps de stabilisation de l'échelon d'entrée à pleine échelle < 300 ns
- Référence et tampon de référence intégrés : 4,096 V
- Condensateurs de découplage d'alimentation intégrés
- 27 mW par canal à 250 kéch/s, évolutif avec le débit
- Mise en forme minimale des signaux externes
- Technologie SHDR
- Plage de gain automatique par échantillon et par canal
- Maintien INL au niveau ppm
- Plages d'entrée SoftSpan par canal, bipolaires ou unipolaires
- ±40 V, ±25 V, ±20 V, ±12,5 V, ±10 V, ±6,25 V, ±5 V et ±2,5 V
- 0 V à 40 V, 25 V, 20 V, 12,5 V, 10 V, 6,25 V, 5 V et 2,5 V
- Tolérance de dépassement d'entrée rail-à-rail
- Hautes performances
- INL : ±160 μV typ. (plage ±40 V)
- Rapport SNR : 97,2 dB typique pour une seule conversion (plage ±40 V)
- DR : 111,4 dB typique pour une seule conversion (plage ±40 V)
- THD : -117 dB typique (plage ±40 V)
- CMRR : 120 dB typique
- Flexibilité numérique
- Entrée et sortie série SPI CMOS (0,9 V à 5,25 V) et LVDS
- Suréchantillonnage en option avec moyenne numérique 24 bits
- Correction du décalage, du gain et de la phase en option
- Empreinte de solution complète BGA à 64 billes, 7,00 mm × 7,00 mm